開課公告
學年度:
課程編號:
課程名稱: CPLD與FPGA深度應用(實體課程)
學年度與學期: 第111學年度 第1學期
課程日期: 2022-10-15 至 2022-11-26
課程時間: 09:00 至 16:00
課程地點: 資訊科第一工場
總共招收人數: 15
總堂數/時數: 18 / 18
授課教師

資訊科 李翊豪 科主任

教師簡介
實施對象 高級中等學校、高級中等教育階段實驗教育、五專一至三年級學生及國中部九年級學生
課程簡介

科目名稱:CPLD與FPGA深度應用

授課老師:李翊豪 科主任                  辦公室:資訊科辦公室        電話:03-3322605-1251

開課班級:配合教育局指示                授課時數:每週6小時,合計共18小時

授課地點:資訊科第一工場                上課時段:隔週六9:00~12:00、13:00~16:00

E-mail:lehow0613@gm.fxsh.tyc.edu.tw

壹、教學目標:

1.Quartas II 軟體使用與程式燒錄。

2.圖形編輯設計與應用;

3.VHDL語言架構及語法設定。

4.組合邏輯電路規劃,設計與應用(使用VHDL語法)。

5.順序邏輯電路規劃,設計與應用(使用VHDL語法)。

6.常用裝置控制設定及語法撰寫。

貳、教學方法:教師講述、課堂討論、上機撰寫、實際操作接線方式。

叁、課程要求:

1.須具備基本程式理解能力、並且有數位邏輯相關知識者。

2.須對電子電路裝配及元件識別無誤者,不建議初學者選修。

3.建議自備筆電,及其他相關手工具

肆、參考書籍:

1.楊明豐(2014),CPLD數位邏輯設計實務-使用Quartas II及VHDL語言設計
,碁峰資訊。

2.黃國倫工作室(2008),專題製作-使用CPLD,文魁資訊。

3.張義和、黃國倫(2010),FPGA設計實務,新文京開發。

伍、教學進度:

        根據學生學習情況滾動式調整。

注意事項

1.須具備基本程式理解能力、並且有數位邏輯相關知識者。

2.須對電子電路裝配及元件識別無誤者,不建議初學者選修。

3.建議自備筆電,及其他相關手工具

辦理學校 私立振聲高中
合作單位

業務聯繫人 李翊豪
業務聯繫人職稱 科主任
業務聯繫人電話 03-3322605-1251
業務聯繫人信箱 lehow0613@gm.fxsh.tyc.edu.tw
學群標籤  資訊   












桃園國際城教育科技遊 版權所有